第一章 单元测试
1、单选题:
数(525)10 用8421BCD码表示为( )。
选项:
A:
11001000000
B:
010011100101
C:
010100100101
D:
000110011010
答案: 【
010100100101
】
2、单选题:
若在编码器中有500个编码对象,则要求输出二进制代码位数为( )位。
选项:
A:10
B:50
C:9
D:6
答案: 【9】
3、单选题:
十进制数42.5对应的十六进制数为( )。
选项:
A:2A.8
B:24.5
C:42.8
D:2A.5
答案: 【2A.8】
4、单选题:
TTL电平发送端“1”的电压范围为2.4-5V, “0”的电压范围为0-0.4V。
接收端“1”的电压范围为( ),“0”的范围为0-0.8V。
选项:
A:2.4-5V
B:2-5V
答案: 【2-5V】
5、单选题:
数字电路中1用高电平、0用低电平表示,每一个1、0占用的时间是( )个时钟周期的时间。
选项:
A:1
B:2
C:4
D:3
答案: 【1】
6、判断题:
布尔代数中的“0”或“1”可以对应于继电器中的两个状态“开”或“关”,并且布尔代数中的各种逻辑运算都可以通过继电器的开关控制来实现。
选项:
A:对
B:错
答案: 【对】
7、判断题:
逻辑1比逻辑0大( )。
选项:
A:对
B:错
答案: 【错】
8、判断题:
可编程集成电路的发展,使得硬件电路的设计可以象开发软件一样通过编程来实现。( )
选项:
A:错
B:对
答案: 【对】
9、判断题:
格雷码具有任何相邻码只有一位码元不同的特性。( )
选项:
A:错
B:对
答案: 【对】
10、判断题:
十六进制数18比十进制数18小。
选项:
A:对
B:错
答案: 【错】
第二章 单元测试
1、单选题:
利用卡诺图化简逻辑函数时,8个相邻的最小项可消去( )个变量。
选项:
A:1
B:3
C:2
D:4
答案: 【3】
2、单选题:
在三变量卡诺图中,共有八个“1”方块,则它的化简结果为( )。
选项:
A:0
B:ABC
C:1
答案: 【1】
3、单选题:
在函数L(A,B,C,D)=AB+CD的真值表中,L=1的状态有 ( )
选项:
A:6
B:5
C:7
D:8
答案: 【7】
4、单选题:
利用无关项化简逻辑函数时,无关项应看成( )
选项:
A:能使圈组大的看成1,其它看成0
B:2
C:无所谓
D:1
答案: 【能使圈组大的看成1,其它看成0】
5、单选题:
以下运算表达式,其中符合逻辑运算法则的是( )。
选项:
A:
A+1=1
B:
1+1=10
C:
1+1=2
D:
0<1
答案: 【
A+1=1
】
6、单选题:
函数 F=AB+BC+AC的最小项表示式为( )。
选项:
A:F=∑m(1,2,3,5)
B:F=∑m(0,1,2,3)
C:F=∑m(3,5,6,7)
D:F=∑m(3,4,6,7)
答案: 【F=∑m(3,5,6,7)】
7、单选题:
已知有4个逻辑变量,它们能组成的最大项的个数为( ),这4个逻辑变量的任意2个最小项之积恒为( )。
选项:
A:16,1
B:16,0
C:8,0
D:8,1
答案: 【16,0】
8、判断题:
逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。( )
选项:
A:错
B:对
答案: 【对】
9、单选题:
逻辑函数Y = AC + BC’的最小项和的形式是( )。
选项:
A:Y=∑m(2 ,5 ,6 ,7)
B:Y=∑m(0 ,1 ,2 ,3)
C:Y=∑m(0 ,1 ,3 ,4)
答案: 【Y=∑m(2 ,5 ,6 ,7)】
10、单选题:
逻辑函数Y(A,B,C)=AC+B′C的最大项积的形式是( )
选项:
A:Y=∏M(0,1,3,5,7)
B:Y=∏M(0,2,3,4,6)
C:Y=∏M(0,1,3,4,6)
答案: 【Y=∏M(0,2,3,4,6)】
第三章 单元测试
1、单选题:
一个译码器若有100个输出端,则译码器有( )个输入端。
选项:
A:8
B:6
C:7
D:5
答案:
2、单选题:
当编码器 74LS147 的输入端 I 1 、 I 5 、 I 6 、 I 7 为低电平,其余输入端为高电平时,输出为( )。
选项:
A:1110
B:1010
C:1001
D:1000
答案:
3、单选题:
四选一的数据选择器,其数据输入端有( )个。
选项:
A:2
B:1
C:8
D:4
答案:
4、单选题:
16选1数据选择器,地址输入端有( )个。
选项:
A:2
B:16
C:1
D:4
答案:
5、单选题:
下列哪个器件只需一片就可以实现把余三码转为8421码的功能。
选项:
A:编码器
B:译码器
C:比较器
D:数据选择器
答案:
6、单选题:
对两个一位二进制数进行判断,若A<B,则输出Y为1,否则输出Y为0,表达式为( )。
选项:
A:
Y=A`B`
B:
Y=AB`
C:
Y=A`B
D:
Y=AB
答案:
7、判断题:
用数据选择器不仅可以实现数据选择功能,还可用来实现组合逻辑函数。
选项:
A:对
B:错
答案:
8、判断题:
共阳极接法发光二极管数码显示器需选用有效输出为低电平的七段显示译码器来驱动
选项:
A:错
B:对
答案:
9、判断题:
二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路
选项:
A:错
B:对
答案:
10、单选题:
已知某4输入(D3D2D1D0)电路,若输入BCD码可被4整除,则输出Y为1,反之为0,则其最小项和的表达式是( )。
选项:
A:Y=∑m(0,8,10)+d(4,11,12,13,14,15)
B:
Y=∑m(0,4,8)
C:
Y=∑m(0,4,8)+d(10,11,12,13,14,15)
答案:
第四章 单元测试
1、单选题:
下列合法的标识符是( )。
选项:
A:7seg.v
B:123a
C:Module
D:module
答案:
2、单选题:
整常数197的表达成197,默认是十进制数,默认位宽是()
选项:
A:4
B:8
C:32
答案:
3、单选题:
下列符号常量的定义, 合法的格式有( )。
选项:
A:parameter addrwidth = datawidth*2;
B:parameter addrwidth = 8;
C:parameter and = 8;
答案:
4、单选题:
执行下列语句后,结果是
always @(posedge clk)
begin
b <= a ;
c <= b;
end
选项:
A:b≠c
B:b=c
答案:
5、判断题:
if(表达式)与 if(表达式= = 1),表达含义一样,前者是后者的简写。
选项:
A:错
B:对
答案:
6、判断题:
若一个源文件中有多个模块,则其中只能有一个顶层模块,且其名与文件同名,其它为子模块。
选项:
A:对
B:错
答案:
7、判断题:
模块中的输入/输出信号类型缺省为wire型。
选项:
A:对
B:错
答案:
8、判断题:
reg[n-1:0] mema;与 reg mema [n-1:0] ;是相同的,都是定义了reg型变量。
选项:
A:对
B:错
答案:
9、判断题:
&&进行逻辑与运算,其结果为1位布尔值(逻辑1,逻辑0或不定值);&进行按位与运算,其结果与操作数位数相同。
选项:
A:对
B:错
答案:
10、多选题:
下面程序中模块元件名分别是 ()() ,例化元件名分别是()() 。
选项:
A: and
B: XOR2
C: U1
D:
U2
答案:
第五章 单元测试
1、单选题:
只读存储器ROM在运行时具有( )功能。
选项:
A:不能读/不能写
B:读/不能写
C:不能读/写
D:读/写
答案:
2、单选题:
存储容量为8K*8的ROM,有( )位输入地址。
选项:
A:13
B:14
C:12
D:11
答案:
3、单选题:
两片存储容量为32K*8的EPROM,进行位扩展后其存储容量为( )
选项:
A:64K*8
B:128K*8
C:32K*16
D:64K*16
答案:
4、单选题:
对于T触发器,若现态Q=1,欲使次态Q*=1,应使输入T=( )
选项:
A:0
B:Q
C:1
答案:
5、单选题:
欲使D触发器按Q*=Q´工作,应使输入D=( )。
选项:
A:Q
B:0
C:1
D:Q´
答案:
6、单选题:
N个触发器可以构成能寄存( )位二进制数码的寄存器。
选项:
A:N+1
B:2N
C:N-1
D:N
答案:
7、单选题:
利用MOS管栅极电容对电荷的暂存作用存储信息的为( )RAM。
选项:
A:动态
B:静态
答案:
8、多选题:
( )存储器在读/写的同时需要进行数据刷新,( )存储器则不存在刷新问题。
选项:
A:静态
B:固态
C:磁芯
D:动态
答案:
9、多选题:
半导体存储器按功能分有( )和( )2种。
选项:
A:EPROM
B:ROM
C:RAM
D:E²PROM
答案:
10、单选题:
下图中的JK触发器,接成了哪种功能的触发器?
选项:
A:D触发器
B:T’ 触发器
C:T触发器
答案:
第六章 单元测试
1、单选题:
若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用( )个触发器
选项:
A:3
B:4
C:2
D:10
答案:
2、单选题:
同步计数器和异步计数器比较,同步计数器的显著优点是( )
选项:
A:电路简单
B:工作速度高
C:触发器利用率高
D:不受时钟CP控制。
答案:
3、单选题:
要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。
选项:
A:5
B:3
C:10
D:4
答案:
4、单选题:
某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要( )时间。
选项:
A:80μS
B:10μS
C:800ms
D:100μS
答案:
5、单选题:
利用异步预置数端构成N进制加法计数器,若预置数据为0,则应将( )所对应的状态译码后驱动控制端。
选项:
A:N-1
B:N
C:N+1
答案:
6、单选题:
下列电路中具有计数器功能的电路是( )。
选项:
A:T触发器
B:多谐振荡器
C:运算放大器
D:单稳态触发器
答案:
7、单选题:
D触发器的逻辑功能有( )
选项:
A:置0、置1、保持、计数
B:置0、置1、保持
C:置0、置1
答案:
8、单选题:
边沿式D触发器是一种( )稳态电路
选项:
A:双
B:多
C:无
D:单
答案:
9、单选题:
欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用( )个触发器。
选项:
A:4
B:8
C:3
D:2
答案:
10、多选题:
下图时序逻辑电路中FF1( FF2 FF3)的驱动方程()。
选项:
A:
J= Q1 K=(Q‘1Q‘3)’
B:
J= Q1Q2 K= Q2
C:
J= (Q3Q2)’ K=1 |
J= (Q3Q2)’ K=1
答案:
J= (Q3Q2)’ K=1 |
J= (Q3Q2)’ K=1
】
第七章 单元测试
1、单选题:
由555定时器构成的施密特触发电路输出状态的改变有( )现象,5脚悬空时回差电压为( )。
选项:
A:落差现象,1/3VCC
B:滞回现象,1/2VCC
C:落差现象,(RA+3RB)/(RA+2RB)VCC
D:滞回现象,1/3VCC
答案:
2、单选题:
多谐振荡器可产生矩形脉冲 ,下列关于多谐振荡器说法正确的是()
选项:
A:多谐振荡器有两个暂稳态
B:多谐振荡器有两个稳态
C:多谐振荡器有一个稳态和一个暂稳态
答案:
3、单选题:
在555定时器组成的三种电路中,能自动产生周期为T=0.7(R1+2R2)C的脉冲信号的电路是( )。
选项:
A:施密特触发器
B:多谐振荡器
C:单稳态触发器
D:双稳态触发器
答案:
4、单选题:
单稳态电路特点有( ).
选项:
A:无稳定状态
B:一个稳定状态,一个暂稳状态
C:不需要外加触发能自行翻转
D:两个稳定状态
答案:
5、单选题:
555定时器的TH端、TR端的电平分别大于2Vcc/3和Vcc/3时定时器的输出状态是( )。
选项:
A:不确定
B:0
C:原状态
D:1
答案:
6、单选题:
欲将不规则的输入波形变换为幅度和宽度都相同的矩形脉冲,应选择( )
选项:
A:施密特触发电路
B:多谐振荡电路
C:基本RC触发器
D:单稳态电路
答案:
7、判断题:
单稳态电路的暂稳态维持时间用tW表示,与电路中RC成正比。()
选项:
A:错
B:对
答案:
8、判断题:
施密特触发电路的正向阈值电压一定大于负向阈值电压。()
选项:
A:错
B:对
答案:
9、判断题:
采用不可重触发单稳态电路时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。()
选项:
A:错
B:对
答案:
10、单选题:
由555定时器构成的施密特触发电路的传输特性具有滞回现象,当输入脚5脚外接电压Vcc时,回差电压为( )。
选项:
A:
2/3VCC
B:
1/4VCC
C:
1/2VCC
D:
1/3VCC
答案:
第八章 单元测试
1、单选题:
一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为( )。
选项:
A:4KΩ
B:10KΩ
C:5KΩ
D:20KΩ
答案:
2、单选题:
4位倒T型电阻网络DAC,其电阻网络的电阻取值共有( )种。
选项:
A:
4
B:
8
C:
2
D:
1
答案:
3、单选题:
下面D/A转换器的转换误差最小的是( )。
选项:
A:0.5LSB
B:1LSB
C:0.8LSB
答案:
4、多选题:
D/A转换器产生转换误差的原因有()。
选项:
A:电阻网络中电阻阻值的偏差
B:运算放大器的零点漂移
C:模拟开关导通内阻和导通压降的差异
D:参考电压的波动
答案:
5、多选题:
在下面3种类型的A/D转换器中,属于间接转换型ADC的有( )。
选项:
A:
双积分型A/D转换器
B:
V-F型A/D转换器
C:
并联比较型(并行)A/D转换器
答案:
6、判断题:
权电阻网络型 D/A 转换器,其电路简单且便于集成工艺制造,因此被广泛使用。( )
选项:
A:对
B:错
答案:
7、判断题:
D/A转换器的输出电压的最大绝对值,可达到DAC所接的基准电压值VREF。( )
选项:
A:对
B:错
答案:
8、判断题:
D/A 转换器的输入二进制数码的位数越多,能够分辨的最小输出电压变化量就越小。( )
选项:
A:对
B:错
答案:
9、判断题:
A/D 转换器输出的二进制数的位数越多,则ADC的量化单位△就越小。( )
选项:
A:错
B:对
答案:
10、判断题:
N位逐次逼近型 A/D 转换器完成一次转换要进行 N 次比较,总共需要N+2个时钟脉冲。( )
选项:
A:错
B:对
答案:
第三章 单元测试
1、单选题:
一个译码器若有100个输出端,则译码器有( )个输入端。
选项:
A:8
B:6
C:7
D:5
答案:
2、单选题:
当编码器 74LS147 的输入端 I 1 、 I 5 、 I 6 、 I 7 为低电平,其余输入端为高电平时,输出为( )。
选项:
A:1110
B:1010
C:1001
D:1000
答案:
3、单选题:
四选一的数据选择器,其数据输入端有( )个。
选项:
A:2
B:1
C:8
D:4
答案:
4、单选题:
16选1数据选择器,地址输入端有( )个。
选项:
A:2
B:16
C:1
D:4
答案:
5、单选题:
下列哪个器件只需一片就可以实现把余三码转为8421码的功能。
选项:
A:编码器
B:译码器
C:比较器
D:数据选择器
答案:
6、单选题:
对两个一位二进制数进行判断,若A<B,则输出Y为1,否则输出Y为0,表达式为( )。
选项:
A:
Y=A`B`
B:
Y=AB`
C:
Y=A`B
D:
Y=AB
答案:
7、判断题:
用数据选择器不仅可以实现数据选择功能,还可用来实现组合逻辑函数。
选项:
A:对
B:错
答案:
8、判断题:
共阳极接法发光二极管数码显示器需选用有效输出为低电平的七段显示译码器来驱动
选项:
A:错
B:对
答案:
9、判断题:
二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路
选项:
A:错
B:对
答案:
10、单选题:
已知某4输入(D3D2D1D0)电路,若输入BCD码可被4整除,则输出Y为1,反之为0,则其最小项和的表达式是( )。
选项:
A:Y=∑m(0,8,10)+d(4,11,12,13,14,15)
B:
Y=∑m(0,4,8)
C:
Y=∑m(0,4,8)+d(10,11,12,13,14,15)
答案:
第四章 单元测试
1、单选题:
下列合法的标识符是( )。
选项:
A:7seg.v
B:123a
C:Module
D:module
答案:
2、单选题:
整常数197的表达成197,默认是十进制数,默认位宽是()
选项:
A:4
B:8
C:32
答案:
3、单选题:
下列符号常量的定义, 合法的格式有( )。
选项:
A:parameter addrwidth = datawidth*2;
B:parameter addrwidth = 8;
C:parameter and = 8;
答案:
4、单选题:
执行下列语句后,结果是
always @(posedge clk)
begin
b <= a ;
c <= b;
end
选项:
A:b≠c
B:b=c
答案:
5、判断题:
if(表达式)与 if(表达式= = 1),表达含义一样,前者是后者的简写。
选项:
A:错
B:对
答案:
6、判断题:
若一个源文件中有多个模块,则其中只能有一个顶层模块,且其名与文件同名,其它为子模块。
选项:
A:对
B:错
答案:
7、判断题:
模块中的输入/输出信号类型缺省为wire型。
选项:
A:对
B:错
答案:
8、判断题:
reg[n-1:0] mema;与 reg mema [n-1:0] ;是相同的,都是定义了reg型变量。
选项:
A:对
B:错
答案:
9、判断题:
&&进行逻辑与运算,其结果为1位布尔值(逻辑1,逻辑0或不定值);&进行按位与运算,其结果与操作数位数相同。
选项:
A:对
B:错
答案:
10、多选题:
下面程序中模块元件名分别是 ()() ,例化元件名分别是()() 。
选项:
A: and
B: XOR2
C: U1
D:
U2
答案:
第五章 单元测试
1、单选题:
只读存储器ROM在运行时具有( )功能。
选项:
A:不能读/不能写
B:读/不能写
C:不能读/写
D:读/写
答案:
2、单选题:
存储容量为8K*8的ROM,有( )位输入地址。
选项:
A:13
B:14
C:12
D:11
答案:
3、单选题:
两片存储容量为32K*8的EPROM,进行位扩展后其存储容量为( )
选项:
A:64K*8
B:128K*8
C:32K*16
D:64K*16
答案:
4、单选题:
对于T触发器,若现态Q=1,欲使次态Q*=1,应使输入T=( )
选项:
A:0
B:Q
C:1
答案:
5、单选题:
欲使D触发器按Q*=Q´工作,应使输入D=( )。
选项:
A:Q
B:0
C:1
D:Q´
答案:
6、单选题:
N个触发器可以构成能寄存( )位二进制数码的寄存器。
选项:
A:N+1
B:2N
C:N-1
D:N
答案:
7、单选题:
利用MOS管栅极电容对电荷的暂存作用存储信息的为( )RAM。
选项:
A:动态
B:静态
答案:
8、多选题:
( )存储器在读/写的同时需要进行数据刷新,( )存储器则不存在刷新问题。
选项:
A:静态
B:固态
C:磁芯
D:动态
答案:
9、多选题:
半导体存储器按功能分有( )和( )2种。
选项:
A:EPROM
B:ROM
C:RAM
D:E²PROM
答案:
10、单选题:
下图中的JK触发器,接成了哪种功能的触发器?
选项:
A:D触发器
B:T’ 触发器
C:T触发器
答案:
第六章 单元测试
1、单选题:
若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用( )个触发器
选项:
A:3
B:4
C:2
D:10
答案:
2、单选题:
同步计数器和异步计数器比较,同步计数器的显著优点是( )
选项:
A:电路简单
B:工作速度高
C:触发器利用率高
D:不受时钟CP控制。
答案:
3、单选题:
要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。
选项:
A:5
B:3
C:10
D:4
答案:
4、单选题:
某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要( )时间。
选项:
A:80μS
B:10μS
C:800ms
D:100μS
答案:
5、单选题:
利用异步预置数端构成N进制加法计数器,若预置数据为0,则应将( )所对应的状态译码后驱动控制端。
选项:
A:N-1
B:N
C:N+1
答案:
6、单选题:
下列电路中具有计数器功能的电路是( )。
选项:
A:T触发器
B:多谐振荡器
C:运算放大器
D:单稳态触发器
答案:
7、单选题:
D触发器的逻辑功能有( )
选项:
A:置0、置1、保持、计数
B:置0、置1、保持
C:置0、置1
答案:
8、单选题:
边沿式D触发器是一种( )稳态电路
选项:
A:双
B:多
C:无
D:单
答案:
9、单选题:
欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用( )个触发器。
选项:
A:4
B:8
C:3
D:2
答案:
10、多选题:
下图时序逻辑电路中FF1( FF2 FF3)的驱动方程()。
选项:
A:
J= Q1 K=(Q‘1Q‘3)’
B:
J= Q1Q2 K= Q2
C:
J= (Q3Q2)’ K=1 |
J= (Q3Q2)’ K=1
答案:
J= (Q3Q2)’ K=1 |
J= (Q3Q2)’ K=1
】
第七章 单元测试
1、单选题:
由555定时器构成的施密特触发电路输出状态的改变有( )现象,5脚悬空时回差电压为( )。
选项:
A:落差现象,1/3VCC
B:滞回现象,1/2VCC
C:落差现象,(RA+3RB)/(RA+2RB)VCC
D:滞回现象,1/3VCC
答案:
2、单选题:
多谐振荡器可产生矩形脉冲 ,下列关于多谐振荡器说法正确的是()
选项:
A:多谐振荡器有两个暂稳态
B:多谐振荡器有两个稳态
C:多谐振荡器有一个稳态和一个暂稳态
答案:
3、单选题:
在555定时器组成的三种电路中,能自动产生周期为T=0.7(R1+2R2)C的脉冲信号的电路是( )。
选项:
A:施密特触发器
B:多谐振荡器
C:单稳态触发器
D:双稳态触发器
答案:
4、单选题:
单稳态电路特点有( ).
选项:
A:无稳定状态
B:一个稳定状态,一个暂稳状态
C:不需要外加触发能自行翻转
D:两个稳定状态
答案:
5、单选题:
555定时器的TH端、TR端的电平分别大于2Vcc/3和Vcc/3时定时器的输出状态是( )。
选项:
A:不确定
B:0
C:原状态
D:1
答案:
6、单选题:
欲将不规则的输入波形变换为幅度和宽度都相同的矩形脉冲,应选择( )
选项:
A:施密特触发电路
B:多谐振荡电路
C:基本RC触发器
D:单稳态电路
答案:
7、判断题:
单稳态电路的暂稳态维持时间用tW表示,与电路中RC成正比。()
选项:
A:错
B:对
答案:
8、判断题:
施密特触发电路的正向阈值电压一定大于负向阈值电压。()
选项:
A:错
B:对
答案:
9、判断题:
采用不可重触发单稳态电路时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。()
选项:
A:错
B:对
答案:
10、单选题:
由555定时器构成的施密特触发电路的传输特性具有滞回现象,当输入脚5脚外接电压Vcc时,回差电压为( )。
选项:
A:
2/3VCC
B:
1/4VCC
C:
1/2VCC
D:
1/3VCC
答案:
第八章 单元测试
1、单选题:
一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为( )。
选项:
A:4KΩ
B:10KΩ
C:5KΩ
D:20KΩ
答案:
2、单选题:
4位倒T型电阻网络DAC,其电阻网络的电阻取值共有( )种。
选项:
A:
4
B:
8
C:
2
D:
1
答案:
3、单选题:
下面D/A转换器的转换误差最小的是( )。
选项:
A:0.5LSB
B:1LSB
C:0.8LSB
答案:
4、多选题:
D/A转换器产生转换误差的原因有()。
选项:
A:电阻网络中电阻阻值的偏差
B:运算放大器的零点漂移
C:模拟开关导通内阻和导通压降的差异
D:参考电压的波动
答案:
5、多选题:
在下面3种类型的A/D转换器中,属于间接转换型ADC的有( )。
选项:
A:
双积分型A/D转换器
B:
V-F型A/D转换器
C:
并联比较型(并行)A/D转换器
答案:
6、判断题:
权电阻网络型 D/A 转换器,其电路简单且便于集成工艺制造,因此被广泛使用。( )
选项:
A:对
B:错
答案:
7、判断题:
D/A转换器的输出电压的最大绝对值,可达到DAC所接的基准电压值VREF。( )
选项:
A:对
B:错
答案:
8、判断题:
D/A 转换器的输入二进制数码的位数越多,能够分辨的最小输出电压变化量就越小。( )
选项:
A:对
B:错
答案:
9、判断题:
A/D 转换器输出的二进制数的位数越多,则ADC的量化单位△就越小。( )
选项:
A:错
B:对
答案:
10、判断题:
N位逐次逼近型 A/D 转换器完成一次转换要进行 N 次比较,总共需要N+2个时钟脉冲。( )
选项:
A:错
B:对
答案:
评论0