第一章 单元测试
1、判断题:
数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()
选项:
A:错
B:对
答案: 【对】
2、判断题:
十进制数(9)10比十六进制数(9)16小。()
选项:
A:错
B:对
答案: 【错】
3、判断题:
逻辑变量的取值,1比0大。()
选项:
A:对
B:错
答案: 【错】
4、判断题:
2019个1连续异或的结果是1。()
选项:
A:错
B:对
答案: 【对】
5、单选题:
一位十六进制数可以用多少位二进制数来表示:()
选项:
A:4
B:2
C:16
D:1
答案: 【4
】
6、单选题:
若输入变量A 、B 全为1时,输出F =0,则其输入与输出关系是:()
选项:
A:与非
B:与
C:或
D:非
答案: 【与非】
7、多选题:
与模拟电路相比,数字电路主要的优点有:()
选项:
A:保密性好
B:抗干扰能力强
C:容易设计
D:通用性强
答案: 【保密性好;抗干扰能力强;通用性强】
8、单选题:
在何种输入情况下,“与非”运算的结果是逻辑0。()
选项:
A:全部输入是1
B:仅一输入是0
C:全部输入是0
D:任一输入是0
答案: 【全部输入是1】
9、单选题:
电路如图(a),(b)所示,设开关闭合为1、断开为0;灯亮为1、灯灭为0。灯的状态F 对开关A、B、C的逻辑函数表达式分别为:( )。
选项:
A:
B:
C:
D:
答案: 【】
10、单选题:
用8421BCD码表示的十进制数45,可以写成:()
选项:
A:[1010111]BCD
B:[1011101]BCD
C:[01000101]BCD
D:75
答案: 【[01000101]BCD】
11、单选题:
下列四个数中,最大的数是:()
选项:
A:(10100000)2
B:(198)10
C:(AF)16
D:(001010000010)8421BCD;
答案: 【(10100000)2】
第二章 单元测试
1、判断题:
逻辑函数表达式的化简结果是唯一的。()
选项:
A:错
B:对
答案: 【错】
2、判断题:
若两个函数具有相同的真值表,则两个逻辑函数必然相等。()
选项:
A:对
B:错
答案: 【对】
3、判断题:
约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。()
选项:
A:对
B:错
答案: 【对】
4、判断题:
有冒险必然存在竞争,有竞争就一定引起冒险。()
选项:
A:对
B:错
答案: 【错】
5、单选题:
在利用卡诺图进行逻辑表达式化简时,4个最小项合并成一项时可以消去的变量的个数是:()
选项:
A:4
B:2
C:3
D:1
答案: 【2】
6、单选题:
L= AB+C 的对偶式为:()
选项:
A:(A+B)C
B:A+BC
C:A+B+C
D:ABC
答案: 【(A+B)C】
7、单选题:
下列几种说法中错误的是:()
选项:
A:逻辑函数的卡诺图是唯一的
B:同一个卡诺图化简结果可能不是唯一的
C:任何逻辑函数都可以用卡诺图表示
D:卡诺图中1的个数和0的个数相同
答案: 【卡诺图中1的个数和0的个数相同】
8、单选题:
函数F(A,B,C)=AB+BC+AC的最小项表达式为:()
选项:
A:F(A,B,C)=∑m(2,4,6,7)
B:F(A,B,C)=∑m(0,2,4)
C:F (A,B,C)=∑m(3,5,6,7)
D:F(A,B,C)=∑m(0,2,3,4)
答案: 【F(A,B,C)=∑m(0,2,4)】
9、单选题:
引起组合电路中竞争与险象的原因是:()
选项:
A:干扰信号
B:逻辑关系错
C:电路时延
D:电源不稳定
答案: 【电路时延】
10、单选题:
逻辑函数Y=ABC+A+B+C的最简与或形式为:()
选项:
A:A+B+C
B:1
C:已是最简与或形式
D:0
答案: 【A+B+C】
11、单选题:
下列函数中,是最小项表达式形式的是:( )。
选项:
A:
B:
C:
D:
答案: 【】
12、单选题:
选项:
A:
B:
C:
D:
答案: 【】
13、单选题:
选项:
A:
B:
C:
D:
答案: 【】
14、单选题:
选项:
A:
B:
C:
D:
答案: 【】
15、单选题:
选项:
A:
B:
C:
D:
答案: 【】
第三章 单元测试
1、判断题:
将二个或二个以上的普通 TTL 与非门的输出端直接相连,可实现线与。()
选项:
A:错
B:对
答案:
2、判断题:
CMOS 门电路的闲置输入端可以悬空。()
选项:
A:错
B:对
答案:
3、判断题:
CMOS或非门与TTL或非门的逻辑功能完全相同。()
选项:
A:对
B:错
答案:
4、判断题:
当TTL与非门的输入端悬空时相当于输入为逻辑1。()
选项:
A:错
B:对
答案:
5、单选题:
以下电路中常用于总线应用的:()
选项:
A:OC门
B:TSL传输门
C:CMOS与非门
D:漏极开路门
答案:
6、单选题:
在 TTL 逻辑门中,为实现“线与”,应选用:()
选项:
A:与非门
B:OC门
C:异或门
D:三态门
答案:
7、单选题:
可用于总线结构进行分时传输的门电路是:()
选项:
A:OC
B:三态门
C:同或门
D:异或门
答案:
8、多选题:
以下电路中可以实现“线与”功能的有:()
选项:
A:三态输出门
B:漏极开路门
C:与非门
D:集电极开路门
答案:
9、多选题:
三极管作为开关使用时,要提高开关速度, 可以:()
选项:
A:降低饱和深度
B:增加饱和深度
C:采用有源泄放回路
D:采用抗饱和三极管
答案:
10、多选题:
CMOS数字集成电路与TTL数字集成电路相比突出的优点是:()
选项:
A:电源范围宽
B:低功耗
C:抗干扰能力强
D:高速度
答案:
11、多选题:
对于TTL与非门闲置输入端的处理,可以:()
选项:
A:与有用输入端并联
B:接电源
C:接地
D:通过3kΩ电阻接电源
答案:
12、单选题:
在正逻辑条件下, 如图所示的逻辑电路为( ) 。
选项:
A:或门
B:非门
C:与门
D:与非门
答案:
13、单选题:
已知某二变量输入逻辑门的输入A、B及输出Y的波形如图所示,则可判断该逻辑门为:( )。
选项:
A:或非门
B:与门
C:与非门
D:异或门
答案:
第四章 单元测试
1、判断题:
编码与译码是互逆的过程。()
选项:
A:错
B:对
答案:
2、判断题:
共阳接法发光二极管数码显示器需选用有效输 出为高电平的七段显示译码器来驱动。()
选项:
A:错
B:对
答案:
3、判断题:
八路数据分配器的地址输入(选择控制)端有8个。()
选项:
A:错
B:对
答案:
4、单选题:
十六路数据选择器的地址输入(选择控制)端的个数为:()
选项:
A:16
B:8
C:2
D:4
答案:
5、单选题:
欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是:()
选项:
A:8
B:43
C:6
D:5
答案:
6、单选题:
利用2个74LS138和1个非门,可以扩展得到1个( ) 线译码器。
选项:
A:无法确定
B:3-8
C:2-4
D:4-16
答案:
7、单选题:
一位8421BCD码译码器的数据输入线与译码输出线的组合是:()
选项:
A:1:10
B:4:10
C:2:4
D:4:6
答案:
8、单选题:
已知 74LS138 译码器的输入三个使能端(E1=1, E2A = E2B=0)时,地址码 A2A1A0=011, ) 。 则输出 Y7 ~Y0 是:()
选项:
A:11111101
B:11111111
C:11110111
D:10111111
答案:
9、单选题:
与4位串行进位加法器比较,使用超前进位全加器的目的是:()
选项:
A:完成4位加法
B:完成4位串行加法
C:提高运算速度
D:完成自动加法进位
答案:
10、判断题:
如图所示组合逻辑电路的功能为半加器。()
选项:
A:错
B:对
答案:
11、单选题:
如图所示所示组合逻辑电路的功能为:( )
选项:
A:判断输入变量的奇偶性
B:实现输入变量的相减
C:实现输入变量的相加
D:判断输入变量是否相等
答案:
12、判断题:
用数据选择器实现逻辑函数的逻辑图如图所示,则逻辑函数Y=AB+BC+AC。()
选项:
A:对
B:错
答案:
13、单选题:
如图所示,图中Y的最简与或表达式为:( )
选项:
A:
B:
C:
D:
答案:
14、判断题:
选项:
A:错
B:对
答案:
第五章 单元测试
1、判断题:
RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。()
选项:
A:错
B:对
答案:
2、判断题:
由两个TTL或非门构成的基本RS触发器,当 R=S=0时,触发器的状态为不定。()
选项:
A:对
B:错
答案:
3、判断题:
同步触发器存在空翻现象,而边沿触发器 和主从触发器克服了空翻。()
选项:
A:错
B:对
答案:
4、判断题:
对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。()
选项:
A:错
B:对
答案:
5、单选题:
下列触发器中没有约束条件的是:()
选项:
A:同步RS触发器
B:基本RS触发器
C:边沿D触发器
D:主从RS触发器
答案:
6、单选题:
如果把触发器的JK输入端接到一起,该触发器就转换成()触发器。
选项:
A:D
B:T′
C:T
D:RS
答案:
7、单选题:
同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为:()
选项:
A:11
B:00
C:10
D:01
答案:
8、单选题:
如果把D触发器的输出Q反馈连接到输入D,则输出Q的脉冲波形的频率为CP脉冲频率f的:()
选项:
A:二倍频
B:不变
C:二分频
D:四分频
答案:
9、单选题:
要使JK触发器的输出Q从1就成0,它的输入信号JK就为:()
选项:
A:00
B:无法确定
C:01
D:10
答案:
10、单选题:
边沿式D触发器是一种 ( )稳态电路。()
选项:
A:无
B:双
C:单
D:多
答案:
11、单选题:
如果触发器的次态仅取决于CP()时输入信号的状态,就可以克服空翻。
选项:
A:上升(下降)沿
B:高电平
C:无法确定
D:低电平
答案:
12、单选题:
为实现如图所示的触发器逻辑功能转换,虚线框中应为:( )。
选项:
A:或门
B:与门
C:非门
D:异或门
答案:
13、单选题:
已知某触发器的功能表如表所示(A、B为触发器的输入),则其输出信号的表达式为:( )。
选项:
A:
B:
C:
D:
答案:
第六章 单元测试
1、判断题:
时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系。()
选项:
A:错
B:对
答案:
2、判断题:
异步时序电路的各级触发器类型不同。()
选项:
A:对
B:错
答案:
3、判断题:
时序电路中一定含有记忆功能的器件。()
选项:
A:错
B:对
答案:
4、判断题:
把一个5进制计数器与一个10进制计数器串联 可得到15进制计数器。()
选项:
A:错
B:对
答案:
5、判断题:
计数器的模是指构成计数器的触发器的个数。 ()
选项:
A:对
B:错
答案:
6、判断题:
同步时序电路具有统一的时钟CP控制。()
选项:
A:错
B:对
答案:
7、单选题:
同步计数器和异步计数器比较,同步计数器的最显著优点是:()
选项:
A:电路简单
B:触发器利用率高
C:工作速度快
D:不受时钟CP控制
答案:
8、单选题:
N个触发器可以构成能寄存( )位二进制数码的寄存器。
选项:
A:N-1
B:N+1
C:N
D:2N
答案:
9、单选题:
根据组成计数器的各触发器状态翻转的时间与CP的关系分类,计数器可分为哪两种:()
选项:
A:摩尔型和米里型
B:同步和异步
C:二、十和N进制
D:加法、减法及加减可逆
答案:
10、单选题:
四个触发器组成的环行计数器最多有多少个有效状态。()
选项:
A:16
B:8
C:6
D:4
答案:
11、单选题:
8位移位寄存器,串行输入时经( )个脉冲 后,8位数码全部移入寄存器中。
选项:
A:2
B:4
C:8
D:1
答案:
12、多选题:
下列电路中,不属于时序逻辑电路的是:()
选项:
A:数据选择器
B:计数器
C:移位寄存器
D:译码器
答案:
13、单选题:
某计数器的输出波形如图所示,该计数器是:( )
选项:
A:七进制计数器
B:六进制计数器
C:五进制计数器
D:四进制计数器
答案:
14、单选题:
如图所示的电路(图中为上升沿Jk触发器),设触发器当前状态Q3 Q2 Q1为“100”,则在时钟作用下,触发器下一状态(Q3 Q2 Q1)为:( )
选项:
A:“011”
B:“100”
C:“000”
D:“101”
答案:
15、单选题:
如图所示的时序逻辑电路的功能为:( )
选项:
A:六进制加法计数器
B:六进制减法计数器
C:四进制加法计数器
D:四进制减法计数器
答案:
16、判断题:
如图所示时序逻辑电路的功能为同步四进制加法计数器。( )
选项:
A:对
B:错
答案:
17、判断题:
如图所示时序逻辑电路的功能为四进制减法计数器。( )
选项:
A:对
B:错
答案:
18、判断题:
如图所示电路的逻辑功能为异步三进制加法计数器。(设触发器的初态为零)( )
选项:
A:错
B:对
答案:
19、判断题:
用集成计数器74HVC161构成的计数器为八进制加计数器。( )
选项:
A:对
B:错
答案:
20、判断题:
用集成计数器74HVC161构成的计数器如图(a)所示,则该计数器的状态转换图为(b)。( )
选项:
A:错
B:对
答案:
第七章 单元测试
1、判断题:
RAM 与ROM比较,其缺点是掉电丢失信息。()
选项:
A:错
B:对
答案:
2、判断题:
存储器容量的扩展即是位数和字长的扩展。()
选项:
A:对
B:错
答案:
3、判断题:
随机存取存储器具有读/写功能。()
选项:
A:错
B:对
答案:
4、判断题:
ROM一般用在需要频繁读写数据的场合。()
选项:
A:错
B:对
答案:
5、判断题:
FPGA是现场可编程门阵列,属于低密度可编程器件。()
选项:
A:错
B:对
答案:
6、单选题:
随机存取存储器RAM中的内容,当电源断掉后又接通,则存储器中的内容将:()
选项:
A:全部改变
B:全部为1
C:不确定
D:保持不变
答案:
7、单选题:
要构成容量为4K×8的RAM,需要多少片容量为256×4的RAM?()
选项:
A:32
B:4
C:2
D:8
答案:
8、单选题:
ROM的存储容量为1K×8,则地址码和数据线的位数分别为:()
选项:
A:8;10
B:10;8
C:1;8
D:8;1
答案:
9、单选题:
ROM可以用来存储程序、表格和大量固定数据,但它不可以用来实现:()
选项:
A:代码转换
B:计数器
C:逻辑函数
D:乘法运算
答案:
10、单选题:
用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数是:()
选项:
A:32
B:16
C:4
D:8
答案:
11、单选题:
如图所示用ROM实现的逻辑函数是( )。
选项:
A:
B:
C:
D:
答案:
第八章 单元测试
1、判断题:
单稳态触发器状态有一个稳定状态和一个暂稳状态。()
选项:
A:对
B:错
答案:
2、判断题:
石英晶体多谐振荡器的振荡频率与电路中的 R、C成正比。()
选项:
A:错
B:对
答案:
3、判断题:
多谐振荡器的输出信号的周期与阻容元件的参数成正比。()
选项:
A:错
B:对
答案:
4、判断题:
施密特触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。()
选项:
A:对
B:错
答案:
5、判断题:
施密特触发器可用于将三角波变换成正弦波。()
选项:
A:错
B:对
答案:
6、判断题:
555定时器不仅可以组成多谐振荡器,而且还可以 组成单稳态触发器、施密特触发器。()
选项:
A:对
B:错
答案:
7、单选题:
单稳态触发器的输出脉冲的宽度取决于:()
选项:
A:电源电压的数值
B:触发脉冲的幅度
C:触发脉冲的宽度
D:电路本身的电容、电阻的参数
答案:
8、单选题:
单稳态触发器的主要用途是:()
选项:
A:整形、鉴幅、定时
B:延时、定时、存储
C:整形、延时、鉴幅
D:延时、定时、整形
答案:
9、单选题:
为了提高多谐振荡器频率的稳定性,最有效的方法是:()
选项:
A:保持环境温度不变
B:提高电容、电阻的精度
C:提高电源的稳定度
D:采用石英晶体振荡器
答案:
10、单选题:
能将正弦波变成同频率方波的电路为:()
选项:
A:多谐振荡器
B:单稳态触发器
C:施密特触发器
D:555定时器
答案:
11、单选题:
用来鉴别脉冲信号幅度时,应采用:()
选项:
A:单稳态触发器
B:多谐振荡器
C:施密特触发器
D:双稳态触发器
答案:
12、单选题:
555集成定时器构成的施密特触发器,当电源电压为15V时,其回差电压△UT值为:()
选项:
A:2.5V
B:5V
C:15V
D:10V
答案:
13、单选题:
某电路的输入波形 UI 和输出波形 UO 如图所示,则该电路为( )。
选项:
A:单稳态触发器
B:施密特触发器
C:JK触发器
D:反相器
答案:
14、单选题:
如图所示电路为由555定时器构成的:( )。
选项:
A:施密特触发器
B:T触发器
C:多谐振荡器
D:单稳态触发器
答案:
第九章 单元测试
1、判断题:
MP3音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号——音乐。()
选项:
A:错
B:对
答案:
2、判断题:
A/D转换器是将数字量转换为模拟量。()
选项:
A:错
B:对
答案:
3、判断题:
D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。()
选项:
A:对
B:错
答案:
4、判断题:
已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于10kHz。()
选项:
A:错
B:对
答案:
5、判断题:
输入至少10位数字量的D/A转换器分辨率可达千分之一。()
选项:
A:错
B:对
答案:
6、单选题:
与倒T形电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了( )对转换精度的影响。
选项:
A:加法器
B:电流建立时间
C:模拟开关导通电阻
D:网络电阻精度
答案:
7、单选题:
集成D/A转换器不可以用来构成:()
选项:
A:加法器
B:数模转换
C:程控放大器
D:波形发生电路
答案:
8、单选题:
双积分A/D转换器转换时间的范围大约在:()
选项:
A:几十纳秒
B:几百微秒
C:几十毫秒
D:几十微秒
答案:
9、单选题:
有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为:()
选项:
A:9.375V
B:4V
C:6.25V
D: 8.125V
答案:
10、单选题:
已知某一DAC电路的最小分辩电压ULSB=40mV,最大满刻度输出电压UFSR=0.28V,则该电路输入二进制数字量的位数n为:( )
选项:
A:4
B:2
C:8
D:3
答案:
评论0