智慧树知到答案计算机组成原理与体系结构最新答案

内容查看
查看价格15

第一章 单元测试

1、单选题:
运算器的核心部件是______。

选项:
A:数据选择器
B:数据总线
C:累加寄存器
D:算术逻辑运算部件
答案: 【算术逻辑运算部件】

2、单选题:
存储器主要用来______。

选项:
A:存放程序
B:存放微程序
C:存放程序和数据
D:存放数据
答案: 【存放程序和数据】

3、单选题:
电子计算机的算术/逻辑单元、控制单元及主存储器合称为______。
选项:
A:ALU
B:CPU
C:UP
D:主机
答案: 【主机】

4、单选题:
输入、输出装置以及外接的辅助存储器称为______。

选项:
A:存储器
B:外围设备
C:主机
D:操作系统
答案: 【外围设备】

5、单选题:
用户与计算机通信的界面是______。

选项:
A:应用程序
B:CPU
C:文本处理
D:外围设备
答案: 【外围设备】

6、单选题:
下列______不是输入设备。

选项:
A:画笔及图形板
B:打印机
C:鼠标器
D:键盘
答案: 【打印机】

7、单选题:
一片1MB的磁盘能存储______的数据。

选项:
A:106字节
B:109字节
C:220字节
D:210字节
答案: 【220字节】

8、单选题:
计算机硬件能直接执行的只能是_____。

选项:
A:机器语言
B:汇编语言
C:符号语言
D:机器语言和汇编语言
答案: 【机器语言】

9、单选题:
一个节拍信号的宽度是指_____。

选项:
A:机器周期
B:存储周期
C:指令周期
D:时钟周期
答案: 【时钟周期】

10、单选题:
32位的个人计算机,一个字节由______位组成。

选项:
A:4
B:16
C:32
D:8
答案: 【8】

11、判断题:
微处理器可以用来做微型计算机的CPU。

选项:
A:对
B:错
答案: 【错】

12、判断题:
决定计算机运算精度的主要技术指标是计算机的字长。

选项:
A:错
B:对
答案: 【对】

13、判断题:
计算机总线用于传输控制信息、数据信息和地址信息的设施。

选项:
A:对
B:错
答案: 【对】

14、判断题:
计算机系统软件是计算机系统的核心软件。

选项:
A:错
B:对
答案: 【对】

15、判断题:
计算机运算速度是指每秒钟能执行操作系统的命令个数。

选项:
A:错
B:对
答案: 【错】

16、判断题:
计算机主机由CPU、存储器和硬盘组成。

选项:
A:错
B:对
答案: 【错】

17、判断题:
计算机硬件和软件是相辅相成、缺一不可的。

选项:
A:错
B:对
答案: 【对】

18、判断题:
输入设备将机器运算结果转换成人们熟悉的信息形式。

选项:
A:对
B:错
答案: 【错】

19、判断题:
控制器用来完成算术运算和逻辑运算。

选项:
A:错
B:对
答案: 【错】

20、判断题:
操作系统属于系统软件。

选项:
A:错
B:对
答案: 【对】

21、判断题:
汇编语言是计算机能直接识别的语言。

选项:
A:对
B:错
答案: 【错】

22、判断题:
机器字长指CPU一次能处理的数据位数。

选项:
A:错
B:对
答案: 【对】

23、判断题:
存储器的容量应该包括主存容量和辅存容量。

选项:
A:对
B:错
答案: 【对】

24、判断题:
计算机的运算速度只与机器的主频相关。

选项:
A:错
B:对
答案: 【错】

第二章 单元测试

1、单选题:
零的反码可以表示为______。

选项:
A:01111111
B:11111111
C:10000000
D:11000000
答案: 【11111111】

2、单选题:
十进制数5的单精度浮点数IEEE 754代码为______。

选项:
A:11000000101000000000000000000000

B:01000000101000000000000000000000
C:11000000101100000000000000000000

D:01100000101000000000000000000000

答案: 【01000000101000000000000000000000】

3、单选题:
一个8位二进制整数,若采用补码表示,且由4个1和4个0组成,则最小值为______。

选项:
A:-112
B:-7
C:-120
D:-121
答案: 【-121】

4、单选题:
设寄存器内容为80H,若它对应的真值是-127,则该机器数是______。

选项:
A:补码
B:原码
C:反码
D:移码
答案: 【反码】

5、单选题:
浮点数的IEEE754标准对尾数编码采用的是______。

选项:
A:反码
B:原码
C:移码
D:补码
答案: 【原码】

6、单选题:
______在补码表示的机器中若寄存器A中存放数9EH,经过一次运算它可以变为CFH。

选项:
A:逻辑右移
B:算术右移
C:逻辑左移
D:算术左移
答案: 【算术右移】

7、单选题:
采用变形补码是为了便于______。

选项:
A:将补码转化为反码
B:对阶
C:判溢
D:将补码转化为原码
答案: 【判溢】

8、单选题:
在机器数的四种表示方法中,______对0的表示有两种形式。

选项:
A:补码和移码
B:原码和反码
C:反码和补码
D:原码和补码
答案: 【原码和反码】

9、单选题:
一机器内码为80H,它所表示的真值为-127,则它是______。

选项:
A:反码
B:补码
C:原码
D:移码
答案: 【反码】

10、单选题:
n位定点补码表示的最大值是______。

选项:
A:2的n次方-1
B:2的n次方
C:2的n-1次方再-1
D:2的n-1次方
答案: 【2的n次方-1】

11、单选题:
某数在计算机中用余3码表示为0111 1000 1001,其真值为______。

选项:
A:789
B:456
C:456H
D:789H
答案: 【456】

12、判断题:
逻辑运算是没有进位或借位的运算。

选项:
A:对
B:错
答案: 【错】

13、判断题:
一个正数的补码和它的原码相同,而与它的反码不同。

选项:
A:对
B:错
答案: 【错】

14、判断题:
浮点数的取值范围取决于阶码的位数,浮点数的精度取决于尾数的位数。

选项:
A:对
B:错
答案: 【对】

15、判断题:
在规格化浮点表示中,保持其他方面不变,只是将阶码部分由移码表示改为补码表示,则会使该浮点表示的数据表示范围增大。

选项:
A:对
B:错
答案: 【错】

16、判断题:
运算器的主要功能是进行加法运算。

选项:
A:错
B:对
答案: 【错】

17、判断题:
加法器是构成运算器的主要部件,为了提高运算速度,运算器中通常都采用并行加法器。

选项:
A:对
B:错
答案: 【对】

18、判断题:
在定点整数除法中,为了避免运算结果的溢出,要求|被除数|<|除数|。

选项:
A:对
B:错
答案: 【对】

19、判断题:
浮点运算器中的阶码部件可实现加、减、乘、除运算。

选项:
A:对
B:错
答案: 【错】

20、判断题:
除补码外,原码和反码不能表示-1。

选项:
A:对
B:错
答案: 【错】

21、判断题:

+0的原码不等于-0的原码。

选项:
A:错
B:对
答案: 【对】

22、判断题:
对于相同的机器字长,补码比原码和反码能多表示一个负数。

选项:
A:错
B:对
答案: 【对】

23、判断题:
定点补码运算时,其符号位不参与运算。
选项:
A:对
B:错
答案: 【错】

24、判断题:
浮点运算可由阶码运算和尾数运算两部分组成。

选项:
A:对
B:错
答案: 【对】

25、判断题:
阶码部件在乘除运算时只进行加、减运算。

选项:
A:对
B:错
答案: 【对】

26、判断题:
浮点数的正负由阶码的正负号来决定。

选项:
A:对
B:错
答案: 【错】

27、判断题:
尾数部件只进行乘除运算。

选项:
A:错
B:对
答案: 【错】

28、判断题:
浮点乘除运算需要进行対阶操作。

选项:
A:错
B:对
答案: 【错】

 

第三章 单元测试

1、单选题:
系统总线上的信号有______。

选项:
A:数据信号、控制信号、地址信号
B:地址信号
C:控制信号
D:数据信号、控制信号
答案:

2、单选题:
总线中地址线的作用是______。

选项:
A:

只用于选择存储器单元;

B:

用于选择指定存储器单元和I/O设备接口电路的地址;

C:

由设备向主机提供地址;

D:

即传送地址又传送数据。

答案:

3、单选题:
计算机中使用总线结构便于增减外设,同时______。

选项:
A:提高了信息传输量
B:三者都对
C:减少了信息传输量
D:减少了信息传输量的条数
答案:

4、单选题:
系统总线是指______。

选项:
A:CPU、主存和外围设备之间的信息传送线

B:运算器、控制器和寄存器之间的信息传送线

C:

运算器、寄存器和外围设备之间的信息传送线

D:

运算器、寄存器和主存之间的信息传送线

答案:

5、单选题:
总线复用方式可以______。

选项:
A:提高总线的传输带宽
B:提高CUP利用率
C:减少总线中信号线的数量
D:增加总线的功能
答案:

6、单选题:
在串行传输时,被传输的数据______。

选项:
A:

发送设备进行串行到并行的变换,在接受设备中都是进行并行到串行的变换

B:

在发送设备和接受设备中都是进行串行到并行的变换

C:

在发送设备和接受设备中都是进行并行到串行的变换

D:

发送设备进行并行到串行的变换,在接受设备中都是进行串行到并行的变换

答案:

7、单选题:
在单总线结构的CPU中,连接在总线上的多个部件______。

选项:
A:某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据
B:某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据

C:可以有多个同时向总线发送数据,但可以有一个同时从总线接收数据

D:可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据

答案:

8、单选题:
所谓三总线结构的计算机是指______。
选项:
A:I/O总线、主存总统和系统总线三组传输线

B:设备总线、主存总线和控制总线三组传输线

C:I/O总线、主存总统和DMA总线三组传输线

D:地址线、数据线和控制线三组传输线
答案:

9、单选题:
在各种异步通信方式中,______速度最快。

选项:
A:半互锁
B:不互锁
C:全互锁
答案:

10、判断题:
计算机使用总线结构的主要优点是便于实现模块化,同时减少了信息传输线的数目。

选项:
A:对
B:错
答案:

11、判断题:
在计算机的总线中,地址信息、数据信息和控制信息不能同时出现在总线上。

选项:
A:错
B:对
答案:

12、判断题:
计算机系统中的所有与存储器和I/O设备有关的控制信号、时序信号,以及来自存储器和I/O设备的响应信号都由控制总线来提供信息传送通路。

选项:
A:对
B:错
答案:

13、判断题:
使用三态门电路可以构成数据总线,它的输出电平有逻辑“1”、逻辑“0”和高阻(浮空)三种状态。

选项:
A:错
B:对
答案:

14、判断题:
组成总线时不仅要提供传输信息的物理传输线,还应有实现信息传输控制的器件,它们是总线缓冲器和总线控制器。

选项:
A:错
B:对
答案:

15、判断题:
总线带宽可以理解为总线的数据传输速率。

选项:
A:错
B:对
答案:

16、判断题:
寄存器和算术逻辑单元ALU之间由通信总线连接。

选项:
A:对
B:错
答案:

17、判断题:
独立请求方式,每台设备均有一对总线请求线和总线同意线。

选项:
A:对
B:错
答案:

第四章 单元测试

1、单选题:
以下这些说法中______是正确的。

选项:
A:主存只能由SRAM组成;
B:主存只能由ROM组成;

C:主存可由RAM和ROM组成;

D:主存只能由RAM组成;
答案:

2、单选题:
可编程的只读存储器______。

选项:
A:其余都不对
B:一定是不可改写的
C:一定是可改写的
D:不一定是可改写的
答案:

3、单选题:
下述说法中______是正确的。

选项:
A:

EPROM只能改写一次,故不能作为随机存储器用;

B:

EPROM是可改写的,但它能用作为随机存储器用。

C:

EPROM是可改写的,但它不能用作为随机存储器用

D:

EPROM是可改写的,因而也是随机存储器的一种;

答案:

4、单选题:
一个8K×16位的存储器,其地址线和数据线的总和是______。

选项:
A:24
B:28
C:32
D:29
答案:

5、单选题:
在下列几种存储器中,不能脱机保存信息的是______。

选项:
A:RAM
B:磁盘
C:光盘
D:磁带
答案:

6、单选题:
某计算机字长是32位,它的存储容量是64KB.按字编址,它的寻址范围是______。

选项:
A:16KB
B:16K
C:32K
D:32KB
答案:

7、单选题:
下列器件中,存取速度最快的是______。

选项:
A:主存
B:Cache
C:寄存器
答案:

8、单选题:
在下列因素中,与Cache的命中率无关的是______。

选项:
A:Cache块的大小
B:Cache的容量
C:主存的存取时间
答案:

9、单选题:
Cache的地址映象中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作______。

选项:
A:直接映像
B:全相联映像
C:组相联映像
答案:

10、单选题:
有些计算机将一部分软件永恒地存于只读存储器中,称之为______。

选项:
A:辅助存储器
B:固件
C:硬件
D:软件
答案:

11、单选题:

由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。

选项:
A:存取周期
B:执行周期
C:间址周期
D:指令周期
答案:

12、单选题:
主存和CPU之间增加高速缓冲存储器的目的是______。

选项:
A:

既扩大主存容量,又提高了存取速度;

B:

解决CPU和主存之间的速度匹配问题;

C:

扩大主存容量;

D:

扩大辅存容量。

答案:

13、单选题:
某一RAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最少数目是______。

选项:
A:17
B:19
C:20
D:21
答案:

14、单选题:
若主存每个存储单元为16位,则______。

选项:
A:其地址线为16根
B:其地址线数与16无关
C:其地址线数与16有关
答案:

15、单选题:
需要定期刷新的存储芯片是______。

选项:
A:EEPROM
B:DRAM
C:SRAM
D:EPROM
答案:

16、判断题:
数据引脚和地址引脚越多芯片的容量越大。

选项:
A:错
B:对
答案:

17、判断题:
存储芯片的价格取决于芯片的容量和速度。
选项:
A:对
B:错
答案:

18、判断题:
SRAM每个单元的规模大于DRAM的规模。

选项:
A:错
B:对
答案:

19、判断题:
要访问DRAM,应首先给出地址,之后再给出地址。

选项:
A:错
B:对
答案:

20、判断题:
当CPU要访问数据时,它先访问虚存,之后再访问主存。

选项:
A:对
B:错
答案:

21、判断题:
半导体存储器是一种易失性存储器,电源掉电后所存信息均将丢失。

选项:
A:对
B:错
答案:

22、判断题:
Cache存储器保存RAM存储器的信息副本,所以占部分RAM地址空间。

选项:
A:错
B:对
答案:

23、判断题:
半导体RAM信息可读可写,且断电后仍能保持记忆。

选项:
A:错
B:对
答案:

24、判断题:
半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的。

选项:
A:对
B:错
答案:

25、判断题:
在Cache-主存地址映像中,组相联灵活性最强。

选项:
A:错
B:对
答案:

26、单选题:
一个512KB的存储器,其地址线和数据线的总和是_________。
选项:
A:19
B:27
C:34

D:17
答案:

27、单选题:
计算机的存储器采用分级方式是为了_________。
选项:
A:解决容量、价格、速度三者之间的矛盾
B:减少主机箱的面积
C:减少主机箱的体积
D:保存大量数据方便
答案:

28、单选题:
__________的连接是CPU与存储芯片连接的关键。
选项:
A:地址线
B:网络线
C:数据线
D:片选线
答案:

29、单选题:
存储芯片容量不同,其地址线的数量也不同,而CPU的地址线数量往往比存储芯片的地址线数量________。
选项:
A:相等
B:整好

C:多
D:少
答案:

30、单选题:
现代计算机的主存都由半导体集成电路构成。主存是由________、________、_______、________和________ 。
选项:
A:存储体,译码器,刷新电路,读出电路,
B:存储体,译码器,驱动器,读写电路,控制电路
C:存储体,译码器,驱动器,MAR,MDR
D:存储体,译码器,刷新电路,读出电路,写入电路
答案:

31、单选题:
为了解决存储器的_______、_______和_______,这三个主要技术指标之间的矛盾,通常将存储系统分为多级存储层次。
选项:
A:速度,容量,价格
B:速度,容量,价格/位
C:速度,材质,价格
D:速度,材质,价格/位
答案:

32、单选题:
多级存储层次结构可分为缓存-主存层次和主存-辅存层次,前者主要解决存储系统的_______问题,后者主要解决存储系统的_________问题。
选项:
A:速度,价格
B:容量,速度
C:速度,容量
D:价格,容量
答案:

33、单选题:
由于动态RAM的集成度高,功耗小,价格便宜,而且随着其容量不断扩大,速度不断提高,因此被广泛用于计算机的_________。
选项:
A:低速缓冲存储器
B:主存
C:辅存
D:高速缓冲存储器
答案:

34、单选题:
静态RAM由于其速度快、无需刷新等特点,被广泛用于________。
选项:
A:低速缓冲存储器
B:辅存
C:高速缓冲存储器
D:主存
答案:

35、单选题:
相联存储器与传统存储器的主要区别是前者又叫按________寻址的存储器
选项:
A:堆栈
B:地址
C:数据
D:内容
答案:

第五章 单元测试

1、单选题:
I/O采用不统一编址时,进行输入输出操作的指令是______。

选项:
A:访存指令
B:输入输出指令
C:控制指令
答案:

2、单选题:
中断发生时,程序计数器内容的保护和更新,是由______完成的。

选项:
A:进栈指令和转移指令
B:访存指令
C:硬件自动
答案:

3、单选题:
DMA方式传送数据时,每传送一个数据要占用_____的时间。

选项:
A:一个机器周期
B:一个存储周期
C:一个指令周期
答案:

4、单选题:
鼠标器适合于_____方式实现输入操作。

选项:
A:程序查询
B:中断
C:DMA方式
答案:

5、单选题:
以下叙述______是错误的。

选项:
A:

DMA的数据传送不需CPU控制;

B:

DMA和CPU必须分时使用总线;

C:

DMA中有中断机制。

D:

一个更高级的中断请求一定可以中断另一个中断处理程序的执行;

答案:

6、单选题:
DMA接口______。

选项:
A:

内无中断机制

B:

内有中断机制;

C:

内有中断机制,可以处理异常情况;

D:

可以用于主存与主存之间的数据交换;

答案:

7、单选题:
I/O采用统一编址时,进行输入的操作的指令是(  )

选项:
A:控制指令
B:程序指令
C:输入输出指令
D:访存指令
答案:

8、单选题:
主机与设备传送数据时,采用______,CPU效率最高。

选项:
A:中断方式
B:DMA方式
C:程序查询方式
答案:

9、单选题:
中断向量可提供______。

选项:
A:传送数据的起始地址
B:主程序的断点地址
C:中断服务程序入口地址
D:被选中设备的地址
答案:

10、单选题:
DMA方式______。

选项:
A:

既然能用于高速外围设备的信息传送,也就能代替中断方式;

B:

能取代中断方式。

C:

不能取代中断方式;

D:

也能向CPU请求中断处理数据传送;

答案:

11、单选题:
下列描述当中______是正确的。

选项:
A:程序中断方式和DMA方式中实现数据传送都需中断请求;

B:DMA要等到指令周期结束时才进行周期窃取。

C:程序中断方式中有中断请求,DMA方式中没有中断请求;

D:程序中断方式和DMA方式中都有中断请求,但目的不同;

答案:

12、单选题:
DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作______。

选项:
A:周期挪用

B:DMA
C:DMA与CPU交替访问
D:

停止CPU访问主存;

答案:

13、单选题:
微型机系统,主机和告诉硬盘进行数据交换一般采用______方式。

选项:
A:程序查询
B:DMA
C:程序中断
答案:

14、判断题:
DMA控制器和CPU可以同时使用总线工作。

选项:
A:对
B:错
答案:

15、判断题:
在计算机系统中,所有的数据传送都必须由CPU控制实现。

选项:
A:对
B:错
答案:

16、判断题:
一个更高优先级的中断请求可以中断另一个中断处理程序的执行。

选项:
A:对
B:错
答案:

17、判断题:
外围设备一旦申请中断,立刻能得到CPU的响应。

选项:
A:错
B:对
答案:

18、判断题:
DMA方式既能用于控制主机与高速外围设备之间的信息传送,也能代替中断传送方式。

选项:
A:对
B:错
答案:

19、判断题:
单级中断与多级中断的区别是单级中断只能实现单中断,而多级中断可以实现多重中断或中断嵌套。

选项:
A:对
B:错
答案:

20、判断题:
在直接程序控制方式下,CPU启动I/O设备的指令开始执行后,直到数据传送完为止,CPU不能执行别的程序。

选项:
A:对
B:错
答案:

21、判断题:
DMA工作方式提高了CPU的效率,同时也提高了数据传送的速度。这是由于DMA方式在传送数据时不需要CPU干预,而且在一批数据传送完毕时,也完全不需要CPU干预。

选项:
A:对
B:错
答案:

22、判断题:
与中断处理程序相比,CPU目前运行的用户应用程序的级别最高。

选项:
A:错
B:对
答案:

23、判断题:
采用DMA方式进行数据传送的设备,比不采用DMA方式进行数据传送的设备优先级要高。

选项:
A:对
B:错
答案:

24、判断题:
输入输出系统由I/O软件和I/O硬件两部分组成。

选项:
A:对
B:错
答案:

25、判断题:
I/O设备的统一编址就是将I/O地址看成存储器地址的一部分。

选项:
A:错
B:对
答案:

第六章 单元测试

1、单选题:
一条指令中包含的信息有______。

选项:
A:操作码、向量地址
B:操作码、控制码;

C:操作码、信息码
D:操作码、地址码
答案:

2、单选题:
在取指令操作之后,程序计数器中存放的是______。

选项:
A:当前指令的地址
B:下一条指令的地址
C:程序中指令的数量
答案:

3、单选题:
采用变址寻址可扩大寻址范围,且______。

选项:
A:

变址寄存器内容由用户确定,在程序执行过程中不可变;

B:

变址寄存器内容由操作系统确定,在程序执行过程中可变;

C:

变址寄存器内容由用户确定,在程序执行过程中可变;

D:

变址寄存器内容由操作系统确定,在程序执行过程不中可变;

答案:

4、单选题:
在下列寻址方式中,______寻址方式需要先计算,再访问主存。

选项:
A:间接
B:直接
C:立即
D:变址
答案:

5、单选题:
在CPU的寄存器中,______对用户是完全透明的。

选项:
A:通用寄存器
B:状态寄存器
C:指令寄存器
D:程序计数器
答案:

6、单选题:
变址寻址和基址寻址的有效地址形成方式类似,但是______。

选项:
A:

在程序执行过程中,基址寄存器的内容不可变,变址寄存器中的内容可变;

B:

在程序执行过程中,变址寄存器和基址寄存器和内容都可变的;

C:

变址寄存器的内容在程序执行过程中是可变的。

D:

变址寄存器的内容在程序执行过程中是不可变的;

答案:

7、单选题:
以下选项中描述错误的是______。

选项:
A:

为了进行取指令操作,控制器需要得到相应的指令;

B:

指令第一字节含操作码。

C:

指令周期的第一个操作是取指令;

D:

取指令操作是控制器自动进行的;

答案:

8、单选题:
以下叙述中______是正确的。

选项:
A:

采用流水技术的机器一定是RISC机;

B:

RISC机一定采用流水技术

C:

CISC机一定不采用流水技术。

答案:

9、单选题:
超标量技术是______。

选项:
A:

把多条能并行操作的指令组合成一条具有多个操作码字段的指令。

B:

缩短原来流水线的处理器周期;

C:在每个时钟周期内同时并发多条指令;

答案:

10、单选题:
RISC机器______。

选项:
A:不一定采用流水技术;

B:一定采用流水技术;
C:CPU配备很少的通用寄存器;

D:CPU配备很多的通用寄存器;

答案:

11、单选题:
在寄存器间接寻址方式中,操作数是从______。

选项:
A:寄存器中读出
B:磁盘中读出
C:主存储器中读出
D:CPU中读出
答案:

12、判断题:
指令中地址码部分所指定的寄存器中的内容是操作数的有效地址的寻址方式称为寄存器寻址。

选项:
A:错
B:对
答案:

13、判断题:
指令的地址码字段存放的一定是操作数;

选项:
A:错
B:对
答案:

14、判断题:
运算结果通常存放在其中一个地址码所提供的地址中;

选项:
A:对
B:错
答案:

15、判断题:
CISC的特点包括指令字长不固定,指令格式多。

选项:
A:错
B:对
答案:

16、判断题:
指令中的操作数可能来自控制存储器。

选项:
A:对
B:错
答案:

17、判断题:
操作数在寄存器的寻址方式是寄存器寻址。

选项:
A:对
B:错
答案:

第七章 单元测试

1、单选题:
程序计数器PC属于______。

选项:
A:I/O设备
B:运算器
C:存储器
D:控制器
答案:

2、单选题:
CPU不包括______。

选项:
A:地址译码器
B:通用寄存器
C:地址寄存器
D:指令寄存器
答案:

3、单选题:
______可区分存储单元中存放的是指令还是数据。

选项:
A:存储器
B:控制器
C:用户
D:运算器
答案:

4、单选题:
存放欲执行指令的寄存器是______。

选项:
A:IR
B:MAR
C:PC
D:MDR
答案:

5、单选题:
运算器由许多部件组成,其核心部分是______。

选项:
A:累加寄存器
B:多路开关
C:算术逻辑运算单元
D:数据总线
答案:

6、单选题:
中断服务程序的最后一条指令是______。

选项:
A:入栈指令
B:出栈指令
C:转移指令
D:中断返回指令
答案:

7、单选题:
在中断接口电路中,向量地址可通过______送至CPU。

选项:
A:地址线
B:控制线
C:状态线
D:数据线
答案:

8、单选题:
CPU是指______。

选项:
A:运算器和控制器
B:控制器
C:运算器、控制器和主存
答案:

9、单选题:
控制器的全部功能______。

选项:
A:产生时序信号
B:

从主存取出指令、分析指令并产生有关的操作控制信号。

C:

从主存取出指令并完成指令操作码译码

答案:

10、单选题:
中断标志标志触发器用于______。

选项:
A:指示正有中断在进行
B:开发或关闭中断系统
C:向CPU发中断请求
答案:

11、单选题:
计算机中有关ALU的描述,______是正确的。

选项:
A:

只做算术运算,不做逻辑运算;

B:其余都不对
C:能存放运算结果
D:只做加法
答案:

12、判断题:
指令周期包括取指周期和执行周期。

选项:
A:对
B:错
答案:

13、判断题:
结构相关指的是不同指令争用同一功能部件产生资源冲突。

选项:
A:对
B:错
答案:

14、判断题:
结构相关指的是流水线中的各条指令因重叠操作,改变对操作数的读写顺序,从而导致数据相关冲突。

选项:
A:对
B:错
答案:

15、判断题:
吞吐率指单位时间内流水线所完成指令或输出结果的数量

选项:
A:对
B:错
答案:

16、判断题:
超流水线技术指在每个时钟周期可同时并发多条独立的指令。

选项:
A:对
B:错
答案:

17、判断题:
超流水线技术指将一些流水线寄存器插入到流水线段中,好比流水线再分段。

选项:
A:错
B:对
答案:

18、判断题:
超长指令字技术指把多条能并行操作的指令组合成一条具有多个操作码字段的超长指令。

选项:
A:错
B:对
答案:

19、判断题:
RISC一定采用流水技术。

选项:
A:对
B:错
答案:

20、判断题:
在CPU的寄存器中,状态寄存器对用户是透明的。

选项:
A:对
B:错
答案:

0
觉得这篇文章对你有用的话,就打赏一下支持文章作者

评论0

请先

站点公告

开放大学课程作业代写,有需要扫码加微信

显示验证码

社交账号快速登录