第一章 单元测试
1、单选题:
冯·诺伊曼机工作方式的基本特点是( )。
选项:
A:存储器按内容选择地址
B:多指令流单数据流
C:堆栈操作
D:按地址访问并顺序执行指令
答案: 【按地址访问并顺序执行指令】
2、单选题:
从器件角度看,计算机经历了四代变化。但从系统结构看,至今绝大多数计算机仍属于( )型计算机。
选项:
A:并行
B:实时处理
C:冯.诺依曼
D:智能
答案: 【冯.诺依曼】
3、单选题:
至今为止,计算机中的所有信息仍以二进制方式表示的理由是( )。
选项:
A:信息处理方便;
B:运算速度快;
C:节约元件;
D:物理器件的性能决定 ;
答案: 【物理器件的性能决定 ;】
4、单选题:
计算机的目标程序是( )。
选项:
A:汇编语言程序;
B:C++语言程序;
C:机器语言程序。
D:高级语言程序;
答案: 【机器语言程序。】
5、单选题:
在下面描述的汇编语言基本概念中,不正确的表述是( )。
选项:
A:汇编语言对机器的依赖性高;
B:汇编语言编写的程序执行速度比高级语言快。
C:用汇编语言编写程序的难度比高级语言小;
D:对程序员的训练要求来说,需要硬件知识;
答案: 【用汇编语言编写程序的难度比高级语言小;】
6、单选题:
冯·诺依曼型计算机的设计思想主要是( )。
选项:
A:二进制表示和微程序方式;
B:二进制表示和存储程序;
C:微程序方式和存储程序;
D:局部性原理和并行性原理。
答案: 【二进制表示和存储程序;】
7、单选题:
假设执行一个程序占用的时间tCPU=1s,时钟频率f 为300MHz,CPI 为4,则CPU系统的性能MIPS为( )。
选项:
A:4
B:75
C:300
D:25
答案: 【75】
8、判断题:
机器字长指CPU一次能处理的数据位数。( )
选项:
A:对
B:错
答案: 【对】
9、判断题:
数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。( )
选项:
A:对
B:错
答案: 【对】
10、判断题:
在冯.诺依曼型计算机中指令和数据放在同一个存储器。( )
选项:
A:对
B:错
答案: 【对】
第二章 单元测试
1、单选题:
浮点数的表示范围和精度取决于( )。
选项:
A:阶码的机器数形式和尾数的机器数形式
B:阶码的位数和尾数的位数
C:阶码的位数和尾数的机器数形式
D:阶码的机器数形式和尾数的位数
答案: 【阶码的位数和尾数的位数】
2、单选题:
计算机中表示地址时,采用( ) 。
选项:
A:补码
B:无符号数
C:原码
D:反码
答案: 【补码】
3、单选题:
运算器由许多部件组成,其核心部分是( )。
选项:
A:算术逻辑运算单元
B:数据总线
C:多路开关
D:累加寄存器
答案: 【算术逻辑运算单元】
4、单选题:
设寄存器内容为11111111,若它等于 +127,则为( )。
选项:
A:移码
B:补码
C:原码
D:反码
答案: 【移码】
5、单选题:
设机器数采用补码形式(含l位符号位),若寄存器内容为9BH,则对应的十进制数为( )。
选项:
A:-97
B:155
C:-27
D:-101
答案: 【-101】
6、单选题:
设寄存器内容为80H,若它对应的真值是 – 127,则该机器数是( )。
选项:
A:反码
B:原码
C:补码
D:移码
答案: 【反码】
7、单选题:
某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是( )。
选项:
A:-128 ~ +128。
B:-128 ~ +127;
C:-128 ~ +128;
D:-127 ~ 127;
答案: 【-128 ~ +127;】
8、单选题:
在下述有关不恢复余数法何时需恢复余数的说法中,( )是正确的。
选项:
A:任何时候都不恢复余数。
B:最后一次余数为正时,要恢复一次余数;
C:最后一次余数为0时,要恢复一次余数;
D:最后一次余数为负时,要恢复一次余数;
答案: 【最后一次余数为负时,要恢复一次余数;】
9、单选题:
某机字长32位,其中1位符号位,31位表示尾数。若用定点整数表示,则最大
正整数是( )。
选项:
A:+232
B:+(230-1)
C:+231
D:+(231-1)
答案: 【+(231-1)】
10、单选题:
下列数中最大的数是( )。
选项:
A:(152)10
B:(227)8
C:(10011001)2
D:(98)16
答案: 【(10011001)2 】
11、单选题:
有关运算器的描述,( )是正确的。
选项:
A:只做逻辑运算
B:只做加法
C:既做算术运算又做逻辑运算
D:只做算术运算
答案: 【既做算术运算又做逻辑运算】
第三章 单元测试
1、多选题:
下面有关存储器的描述中,正确的是( )
选项:
A:存储保护的目的是:在多用户环境中,既要防止一个用户程序出错而破坏系统软件或其他用户程序。又要防止一个用户访问不是分配给他的主存区,以达到数据安全与保密的要求。
B:CACHE和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理。
C:多级存储体系由 CACHE、主存和虚拟存储器构成;
D:在虚拟存储器中,外存和主存以相同的方式工作,因此允许程序员比主存空间大得多的外存空间编程。
答案:
2、单选题:
引入多道程序的目的在于( )
选项:
A:充分利用CPU、减少CPU等待时间
B:充分利用存储器
C:提高实时响应速度
D:有利于代码共享、减少主辅存信息交换量
答案:
3、单选题:
虚拟段页式存储管理方案的特性为( )
选项:
A:空间浪费小、存储共享容易、存储保护容易、能动态连接;
B:空间浪费大、存储共享不易、存储保护容易、不能动态连接;
C:空间浪费小、存储共享容易、存储保护不易、不能动态连接;
D:空间浪费大、存储共享不易、存储保护容易、能动态连接;
答案:
4、单选题:
下面关于半导体存储器组织叙述中,错误的是( )
选项:
A:存储器的核心部分是存储体,由若干存储单元构成。
B:一个存储单元有一个编号,就是存储单元地址。
C:存储单元由若干存放0和1的存储元件构成。
D:同一个存储器中,每个存储单元的宽度可以不同。
答案:
5、单选题:
下面( )存储器是目前已经被淘汰的存储器。
选项:
A:磁芯存储器
B:光盘存储器
C:磁表面存储器
D:半导体存储器
答案:
6、单选题:
如果SRAM 芯片的容量为1024*4位,则地址和数据引脚的数目分别是( )。
选项:
A:10, 4
B:5, 8
C:10,8
D:5, 4
答案:
7、单选题:
若计算机字长16位,主存空间地址大小是64KB,按字节编址,则主存寻址范围是( )
选项:
A:0~ 64KB-1
B:0~32KB-1
C:0~64K-1
D:0~32K-1
答案:
8、单选题:
需要定时刷新的半导体存储芯片是( )
选项:
A:SRAM
B:EPROM
C:DRAM
D:Flash Memory
答案:
9、单选题:
假定用若干个16K*8位的存储器芯片组成一个64K*8位的存储器,芯片内个单元交叉编址,则地址BFFFH所在的芯片的最小地址为( )。
选项:
A:0003H
B:0002H
C:0001H
D:0000H
答案:
10、单选题:
虚拟存储器中的页表有快表和慢表之分,下面关于页表的叙述中正确的是( )
选项:
A:快表采用了优化的搜索算法,因此查找速度快。
B:快表比慢表的命中率高,因此快表可以得到更多的搜索结果。
C:快表采用快速存储器件组成,按照查找内容访问,因此比慢表查找速度快。
D:快表与慢表都存储在主存中,但快表比慢表容量小。
答案:
第四章 单元测试
1、单选题:
寄存器间接寻址方式中,操作数处在( )。
选项:
A:堆栈
B:程序计数器
C:主存单元
D:通用寄存器
答案:
2、单选题:
微程序控制器中,机器指令与微指令的关系是( )。
选项:
A:每一条机器指令由一条微指令来执行
B:每一条机器指令由一段微指令编写的微程序来解释执行
C:每一条机器指令组成的程序可由一条微指令来执行
D:一条微指令由若干条机器指令组成
答案:
3、单选题:
下面描述的RISC机器基本概念中正确的句子是( )。
选项:
A:RISC机器一定是流水CPU
B:CPU配置很少的通用寄存器
C:RISC机器不一定是流水CPU
D:RISC机器有复杂的指令系统
答案:
4、单选题:
用以指定待执行指令所在地址的是( )。
选项:
A:数据计数器
B:程序计数器
C:累加器
D:指令寄存器
答案:
5、单选题:
水平型微指令的特点是( )
选项:
A:微指令的格式较长。
B:一次可以完成多个操作
C:微指令的格式简短
D:微指令的操作控制字段不进行编码
答案:
6、单选题:
变址寻址方式中,操作数的有效地址是( )
选项:
A:变址寄存器内容加上形式地址
B:基址寄存器内容加上形式地址(位移量)
C:寄存器内容加上形式地址。
D:程序计数器内容加上形式地址
答案:
7、单选题:
指令寄存器的位数取决于( )
选项:
A:指令字长
B:存储器的容量
C:机器字长
D:存储字长
答案:
8、单选题:
下列叙述中( )是正确的。
选项:
A:微处理器的程序称为微程序
B:控制器产生的所有控制信号称为微指令
C:微程序控制器比硬连线控制器更加灵活;
D:指令就是微指令。
答案:
9、单选题:
直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是( )
选项:
A:直接、立即、间接
B:立即、间接、直接
C:直接、间接、立即
D:立即、直接、间接
答案:
10、单选题:
采用变址寻址可扩大寻址范围,且( )
选项:
A:变址寄存器内容由操作系统确定,在程序执行过程中可变
B:变址寄存器内容由操作系统确定,在程序执行过程不中可变
C:变址寄存器内容由用户确定,在程序执行过程中不可变
D:变址寄存器内容由用户确定,在程序执行过程中可变
答案:
第五章 单元测试
1、单选题:
在下面描述的流水CPU基本概念中,正确的表述是( )。
选项:
A:流水CPU是一种非常经济而实用的以时间并行技术为原理构造的处理器
B:流水CPU一定是多媒体CPU
C:流水CPU是以空间并行性为原理构成的处理器
D:流水CPU一定是RISC机器
答案:
2、单选题:
运算器虽由许多部件组成,但核心部分是( )。
选项:
A:通用寄存器
B:算术逻辑单元
C:数据总线
D:多路开关
答案:
3、单选题:
令周期是指( )。
选项:
A:时钟周期时间
B:CPU从主存取出一条指令的时间
C:CPU执行一条指令的时间
D:CPU从主存取出一条指令的时间加上执行这条指令的时间
答案:
4、单选题:
在CPU中跟踪指令后继地址的寄存器是( )。
选项:
A:指令寄存器
B:程序计数器
C:状态条件寄存器
D:主存地址寄存器
答案:
5、单选题:
运算器主要功能是进行( )。
选项:
A:逻辑运算
B:初等函数的运算
C:算术运算
D:逻辑运算与算术运算
答案:
6、单选题:
某寄存器中的值有时是地址,因此只有计算机的( )才能识别它。
选项:
A:时序信号
B:译码器
C:指令
D:判断程序
答案:
7、单选题:
流水CPU是由一系列叫做“段”的处理线路所组成的,和具备m个并行部件的CPU相比,一个m段流水CPU( )。
选项:
A:吞吐能力大于前者的吞吐能力
B:不具备同等水平的吞吐能力
C:具备同等水平的吞吐能力
D:吞吐能力小于前者的吞吐能力
答案:
8、单选题:
由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用( )来规定。
选项:
A:主存中读取…个数据字的平均时间
B:主存中读取一个数据字的最长时间
C:主存中写人一个数据字的平均时间
D:主存中读取一个指令字的最短时间
答案:
9、单选题:
异步控制常用于( )作为其主要控制方式。
选项:
A:微型机的CPU控制中
B:在单总线结构计算机中访问主存与外围设备时
C:组合逻辑控制的CPU中
D:微程序控制器中
答案:
10、单选题:
同步控制是( )。
选项:
A:只适用于CPU控制的方式
B:由统一时序信号控制的方式
C:只适用于外围设备控制的方式
D:所有指令控制时间都相同的方式
答案:
11、单选题:
请在以下叙述中选取两个正确描述的句子是( )。
(1)同一个CPU周期中,可以并行执行的微操作叫相容微操作。
(2)同一个CPU周期中,不可以并行执行的微操作叫相容微操作。
(3)同一个CPU周期中,可以并行执行的微操作叫相斥徽操作。
(4)同一个CPU周期中,不可以并行执行的微操作叫相斥微操作。
选项:
A:(1)(3)
B:(2)(3)
C:(1)(4)
D:(2)(4)
答案:
12、单选题:
水平型微指令与垂直型微指令相比,( )。
选项:
A:后者一次只能完成一个操作
B:前者一次只能完成一个操作
C:两者都是一次只能完成一个操作
D:两者都能一次完成多个操作
答案:
第六章 单元测试
1、判断题:
计算机的若干功能部件之间不可能采用全互联形式,因此就需要有公共的信息通道,即总线。( )
选项:
A:错
B:对
答案:
2、判断题:
内部总线是CPU内部连接各寄存器及运算器部件之间的总线。( )
选项:
A:错
B:对
答案:
3、判断题:
系统总线是中低速I/O设备相互连接的总线。( )
选项:
A:对
B:错
答案:
4、判断题:
为使不同厂家生产的相同功能部件可以互换使用,需要进行系统总线的标准化工作。( )
选项:
A:对
B:错
答案:
5、单选题:
三种集中式总线控制中,对电路故障最敏感方式( )。
选项:
A:独立请求
B:链式查询
C:计数器定时查询
答案:
6、多选题:
计算机系统中,传输信息基本有三种方式( )。
选项:
A:分时传送
B:分频传送
C:串行传送
D:并行传送
答案:
第七章 单元测试
1、判断题:
磁盘阵列RAID,设计理念是用多个小容量磁盘代替一个大容量磁盘。( )
选项:
A:错
B:对
答案:
2、判断题:
光盘的记录根据透射光源有无,进行光电转换,即可读出记录信息。( )
选项:
A:错
B:对
答案:
3、判断题:
依据圆周长=2πγ得知,磁盘之外道较内道长,所以,外道储存信息量比较多。。( )
选项:
A:错
B:对
答案:
4、判断题:
磁盘cache是为了弥补慢速磁盘和主存之间速度上的差异。( )
选项:
A:错
B:对
答案:
5、判断题:
磁光盘是利用热磁效应原理写入数据。( )
选项:
A:对
B:错
答案:
6、单选题:
磁带以及磁盘的数据采用访问方式分别为( )。
选项:
A:磁带采用随机访问方式,磁盘采用随机访问方式
B:磁带采用随机访问方式,磁盘采用顺序访问方式
C:磁带采用顺序访问方式,磁盘采用顺序访问方式
D:磁带采用顺序访问方式,磁盘采用随机访问方式
答案:
7、单选题:
活动头磁盘存储中,信息写入或读出磁盘是以何种方式进行( )。
选项:
A:并行方式
B:串行方式
C:并串方式。
D:串并方式
答案:
8、单选题:
在磁盘和磁带两种磁表面存储器中,存取时间与存储单元的物理位置有关,按存储方式分( )。
选项:
A:磁盘是部分串行存取,磁带是串行存取
B:二者都是串行存取
C:磁带是部分串行存取,磁盘是并行存取
D:二者都是并行存取。
答案:
9、多选题:
外围设备(磁盘)基本组成,包括( )。
选项:
A:控制电路
B:代码转换
C:驱动装置
D:存储介质
答案:
第八章 单元测试
1、判断题:
DMA方式,既然能用于高速外围设备的信息传送,也就能代替中断方式。( )
选项:
A:对
B:错
答案:
2、判断题:
DMA和CPU必须分时使用总线。( )
选项:
A:对
B:错
答案:
3、判断题:
DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作,停止CPU访问主存。( )
选项:
A:错
B:对
答案:
4、判断题:
一个更高级的中断请求一定可以中断另一个中断处理程序的执行。( )
选项:
A:对
B:错
答案:
5、判断题:
通道程序是由微程序组成。( )
选项:
A:错
B:对
答案:
6、单选题:
主机与设备是串行工作的,主机与设备传送数据时,采用方式( )。
选项:
A:中断方式
B:DMA方式
C:程序查询方式
D:通道
答案:
7、单选题:
CPU通过何种方式启动通道( )。
选项:
A:程序查询
B:执行I/O指令
C:发出中断请求
D:执行通道命令
答案:
8、单选题:
DMA方式的接口电路中有程序中断部件,其作用是( )。
选项:
A:向CPU提出总线使用权
B:向CPU提出传输结束
C:实现数据传送
D:发中断请求
答案:
9、单选题:
下列叙述何者正确( )。
选项:
A:程序中断方式和DMA方式中实现数据传送都需中断请求
B:程序中断方式和DMA方式中都有中断请求,但目的不同
C:程序中断方式中有中断请求,DMA方式中没有中断请求
D:DMA要等到指令周期结束时才进行周期窃取
答案:
10、单选题:
DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作( )。
选项:
A:停止CPU访问主存
B:DMA与CPU交替访问
C:DMA
D:周期挪用
答案:
11、多选题:
DMA的数据块传送可分为( )。
选项:
A:总线连接
B:预处理
C:后处理
D:数据传送
答案:
12、多选题:
在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存( )。
选项:
A:周期挪用
B:停止 CPU访问主存
C:DMA和CPU交替访问主存
D:停止 DMA访问主存
答案:
请先
!